лаб_6_Исследование цифровых регистров / отчет_лаб_6_Исследование цифровых регистров
.docxМИНИСТЕРСТВО ВЫСШЕГО ОБРАЗОВАНИЯ И НАУКИ РОССИЙСКОЙ ФЕДЕРАЦИИ
ФЕДЕРАЛЬНОЕ ГОСУДАРСТВЕННОЕ БЮДЖЕТНОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ
ВЫСШЕГО ОБРАЗОВАНИЯ
«МАГНИТОГОРСКИЙ ГОСУДАРСТВЕННЫЙ ТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ ИМ. Г.И. НОСОВА»
Кафедра автоматизированного электропривода и мехатроники
Лабораторная работа № 6
Исследование цифровых регистров
Вариант – 1
Выполнил:
Проверил:
Магнитогорск, 2020
Цель работы: изучение устройства и принципов работы последовательных, параллельных и универсальных регистров.
Последовательный регистр
Логическая схема Таблица функционирования
Последовательный регистр |
|||||
По переднему фронту |
|||||
SC |
C |
Q0 |
Q1 |
Q2 |
Q3 |
x |
0 |
0 |
0 |
0 |
0 |
x |
1 |
0 |
0 |
0 |
0 |
x |
1>0 |
0 |
0 |
0 |
0 |
D0 |
0>1 |
D0 |
0 |
0 |
0 |
D1 |
0>1 |
D1 |
D0 |
0 |
0 |
D2 |
0>1 |
D2 |
D1 |
D0 |
0 |
D3 |
0>1 |
D3 |
D2 |
D1 |
D0 |
Параллельный регистр
Логическая схема Таблица функционирования
Параллельный регистр |
||||||||
По переднему фронту |
||||||||
X0 |
X1 |
X2 |
X3 |
C |
Q0 |
Q1 |
Q2 |
Q3 |
x |
x |
x |
x |
0 |
0 |
0 |
0 |
0 |
x |
x |
x |
x |
1 |
0 |
0 |
0 |
0 |
x |
x |
x |
x |
1>0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0>1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0>1 |
0 |
0 |
0 |
1 |
0 |
0 |
1 |
0 |
0>1 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
1 |
0>1 |
0 |
0 |
1 |
1 |
0 |
1 |
0 |
0 |
0>1 |
0 |
1 |
0 |
0 |
0 |
1 |
0 |
1 |
0>1 |
0 |
1 |
0 |
1 |
0 |
1 |
1 |
0 |
0>1 |
0 |
1 |
1 |
0 |
0 |
1 |
1 |
1 |
0>1 |
0 |
1 |
1 |
1 |
1 |
0 |
0 |
0 |
0>1 |
1 |
0 |
0 |
0 |
1 |
0 |
0 |
1 |
0>1 |
1 |
0 |
0 |
1 |
1 |
0 |
1 |
0 |
0>1 |
1 |
0 |
1 |
0 |
1 |
0 |
1 |
1 |
0>1 |
1 |
0 |
1 |
1 |
1 |
1 |
0 |
0 |
0>1 |
1 |
1 |
0 |
0 |
1 |
1 |
0 |
1 |
0>1 |
1 |
1 |
0 |
1 |
1 |
1 |
1 |
0 |
0>1 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
1 |
0>1 |
1 |
1 |
1 |
1 |
Универсальный регистр
Логическая схема Таблица функционирования
|
Универсальный регистр |
|||||||||||
По заднему фронту |
||||||||||||
SC |
X0 |
X1 |
X2 |
X3 |
A |
R |
C |
Q0 |
Q1 |
Q2 |
Q3 |
|
Хранение |
x |
x |
x |
x |
x |
x |
0 |
0 |
0 |
0 |
0 |
0 |
x |
x |
x |
x |
x |
x |
0 |
1 |
0 |
0 |
0 |
0 |
|
x |
x |
x |
x |
x |
x |
0 |
0>1 |
0 |
0 |
0 |
0 |
|
Последова- тельный |
D0 |
x |
x |
x |
x |
0 |
0 |
1>0 |
D0 |
0 |
0 |
0 |
D1 |
x |
x |
x |
x |
0 |
0 |
1>0 |
D1 |
D0 |
0 |
0 |
|
D2 |
x |
x |
x |
x |
0 |
0 |
1>0 |
D2 |
D1 |
D0 |
0 |
|
D3 |
x |
x |
x |
x |
0 |
0 |
1>0 |
D3 |
D2 |
D1 |
D0 |
|
Сброс |
x |
x |
x |
x |
x |
x |
1 |
x |
0 |
0 |
0 |
0 |
Параллельный |
x |
0 |
0 |
0 |
0 |
1 |
0 |
1>0 |
0 |
0 |
0 |
0 |
x |
0 |
0 |
0 |
1 |
1 |
0 |
1>0 |
0 |
0 |
0 |
1 |
|
x |
0 |
0 |
1 |
0 |
1 |
0 |
1>0 |
0 |
0 |
1 |
0 |
|
x |
0 |
0 |
1 |
1 |
1 |
0 |
1>0 |
0 |
0 |
1 |
1 |
|
x |
0 |
1 |
0 |
0 |
1 |
0 |
1>0 |
0 |
1 |
0 |
0 |
|
x |
0 |
1 |
0 |
1 |
1 |
0 |
1>0 |
0 |
1 |
0 |
1 |
|
x |
0 |
1 |
1 |
0 |
1 |
0 |
1>0 |
0 |
1 |
1 |
0 |
|
x |
0 |
1 |
1 |
1 |
1 |
0 |
1>0 |
0 |
1 |
1 |
1 |
|
x |
1 |
0 |
0 |
0 |
1 |
0 |
1>0 |
1 |
0 |
0 |
0 |
|
x |
1 |
0 |
0 |
1 |
1 |
0 |
1>0 |
1 |
0 |
0 |
1 |
|
x |
1 |
0 |
1 |
0 |
1 |
0 |
1>0 |
1 |
0 |
1 |
0 |
|
x |
1 |
0 |
1 |
1 |
1 |
0 |
1>0 |
1 |
0 |
1 |
1 |
|
x |
1 |
1 |
0 |
0 |
1 |
0 |
1>0 |
1 |
1 |
0 |
0 |
|
x |
1 |
1 |
0 |
1 |
1 |
0 |
1>0 |
1 |
1 |
0 |
1 |
|
x |
1 |
1 |
1 |
0 |
1 |
0 |
1>0 |
1 |
1 |
1 |
0 |
|
x |
1 |
1 |
1 |
1 |
1 |
0 |
1>0 |
1 |
1 |
1 |
1 |
Цифровое устройство предназначенное для хранения многоразрядных двоичных чисел. Все регистры строятся на основе Д-триггеров. Бывают последовательные, параллельные и универсальные.